## บทที่ 5 ระบบอินพุตเอาต์พุต

หน้าที่หลักของไมโครโพรเซสเซอร์คือทำการประมวลผล ซึ่งข้อมูลที่ประมวลผลนั้นรับมาจาก หน่วยความจำหรืออุปกรณ์อินพุต (Input device) เมื่อทำการประมวลผลเสร็จแล้วก็จะนำผลลัพธ์ที่ได้ไป แสดงออกที่อุปกรณ์เอาต์พุต (Output device) ตัวอย่างของอุปกรณ์อินพุตที่เห็นได้ชัดเจนที่สุดคือคีย์บอร์ด เมาส์ สแกนเนอร์ เป็นต้น ตัวอย่างของอุปกรณ์เอาต์พุต ได้แก่จอแสดงผล เครื่องพิมพ์ และอื่นๆ

สไลด์หน้าที่ 4 กล่าวถึงรูปแบบการจัดการอินพุตของไมโครโพรเซสเซอร์ในมุมมองของชุดคำสั่ง โดย แบ่งออกเป็น 2 รูปแบบ ได้แก่ วิธีแรกเรียกว่า Isolated I/O เป็นรูปแบบที่ไมโครโพรเซสเซอร์มีคำสั่งที่ออกแบบ มาเพื่อใช้ในการจัดการอุปกรณ์อินพุตเอาต์พุตโดยเฉพาะ ยกตัวอย่างเช่นในซีพียู Z80 จะมี คำสั่ง IN ใช้ใน กรณีต้องการอ่านข้อมูลจากอุปกรณ์อินพุต ส่วนคำสั่ง OUT ใช้ในการเขียนข้อมูลไปให้กับอุปกรณ์เอาต์พุต นอกเหนือจากซีพียู z80 แล้ว ซีพียูสถาปัตยกรรม 80x86 ก็เป็นอีกตัวหนึ่งที่ใช้รูปแบบการอินพุตแบบ Isolated I/O วิธีการจัดการอุปกรณ์อินพุตเอาต์พุตแบบที่สอง เรียกว่าแบบ Memory-mapped I/O ซึ่งวิธีนี้ตัวไมโคร โพรเซสเซอร์จะไม่มีคำสั่งที่อ้างอิงอุปกรณ์ I/O โดยเฉพาะ แต่จะสงวนตำแหน่งหน่วยความจำไว้บางตำแหน่ง สำหรับอ้างอิงอุปกรณ์แทน ตัวอย่างซีพียูที่ใช้รูปแบบนี้ได้แก่ซีพียู MCS-51 และ 680x0 เป็นต้น

สไลด์หน้าที่ 5 แสดงให้เป็นรูปแบบของการเชื่อมต่ออุปกรณ์ I/O เข้ากับซีพียู สืบเนื่องจากอุปกรณ์ I/O แต่ละตัวจะต้องมีตำแหน่งแอดเดรสของตัวเอง ไม่ว่าจะเป็นตำแหน่ง I/O address สำหรับซีพียูแบบ Isolated I/O หรือตำแหน่งหน่วยความจำสำหรับอุปกรณ์ I/O ในกรณีใช้สถาปัตยกรรมแบบ memory mapped I/O ก็ตาม ในการติดต่ออุปกรณ์ I/O ซีพียูจะส่งหมายเลขแอดเดรสของอุปกรณ์ I/O ตำแหน่งที่ซีพียู ต้องการติดต่อออกสู่แอดเดรสบัส และส่งค่าที่ต้องการส่งให้กับอุปกรณ์ I/O ผ่านทางบัสข้อมูล อุปกรณ์ I/O ทุกตัวบนบัสจะมองเห็นค่า data นี้ได้ แต่จะมีอุปกรณ์ I/O ตัวที่มีค่าแอดเดรสเท่ากับค่าที่ซีพียูส่งมาเท่านั้นที่ จะรับเอาข้อมูลนี้ไปใช้งาน ดังนั้นในแต่ละอุปกรณ์ I/O จะต้องมีวงจรถอดรหัสแอดเดรส (Address decoder) และเนื่องจากการติดต่ออุปกรณ์อินพุตเอาต์พุตซีพียูจะต้องส่งค่าควบคุมเข้ามาบอกอุปกรณ์ I/O ด้วย ในกรณี นี้เราจะใช้บัสควบคุมในการส่งค่าดังกล่าว อุปกรณ์ I/O จะมีรีจิสเตอร์อยู่ภายในซึ่งประกอบด้วย data register ทำหน้าที่รับส่งข้อมูลกับไมโครโพรเซสเซอร์และ status register สำหรับบอกค่าสถานะของอุปกรณ์ ให้ซีพียูได้รับทราบ

จากรูปในสไลด์หน้าที่ 5 จะเห็นว่าในการที่จะติดต่อกับอุปกรณ์ I/O device ได้นั้นเราจะต้องมีวงจร อินเตอร์เฟสซึ่งประกอบไปด้วย address decoder, data/status register และวงจร control ซึ่งทั้งสามส่วนนี้ จะเป็นตัวกลางระหว่างไมโครโพรเซสเซอร์กับอุปกรณ์ I/O device โดยการติดต่อระหว่างอุปกรณ์อินเตอร์เฟส และอุปกรณ์ I/O นี้จะสามารถทำได้สองวิธีดังแสดงในสไลด์หน้าที่ 6 ซึ่งเราจะเห็นได้ว่ามีอยู่สองวิธีด้วยกันคือ วิธีแรกเป็นการติดต่อสื่อสารแบบอนุกรม ซึ่งวิธีนี้จะเป็นการส่งข้อมูลจากต้นทางไปปลายทางทีละ 1 บิต ซึ่งมี ข้อดีคือประหยัดจำนวนสายสัญญาณในการส่ง และสามารถส่งได้ระยะทางไกลได้ดีกว่าการส่งแบบอื่น ส่วน การส่งแบบขนาน จะเป็นการส่งข้อมูลจากต้นทางไปปลายทางทีละหลายๆ บิตพร้อมๆ กัน ซึ่งมีข้อดีคือมี

ความเร็วในการส่งสูงกว่า แต่ก็มีข้อเสียคือค่าใช้จ่ายสูงกว่าแบบอนุกรมเนื่องจากจำนวนสายที่ใช้เชื่อมต่อมี มากว่า และระยะทางที่ส่งก็ได้ไม่ไกลเท่ากับแบบอนุกรม

สไลด์หน้าที่ 7 แสดงให้เราเห็นถึงรูปแบบวิธีการในการติดต่อกับอินพุตเอาต์พุต ซึ่งมีอยู่ด้วยกัน สาม วิธีด้วยกัน ได้แก่

- Polling
- Interrupt
- DMA

สไลด์หน้าที่ 8-14 แสดงวิธีการ Polling ซึ่งทำงานโดยการที่ไมโครโพรเซสเซอร์จะต้องมีการวนลูป สอบถามสถานะความพร้อมในการติดต่อของอุปกรณ์ I/O ตลอดเวลา ยกตัวอย่างเช่น สมมุติว่ามีอุปกรณ์ I/O อยู่ในระบบ 2 ตัวคือ คีย์บอร์ด และเมาส์ การทำงานเริ่มจากชีพียูจะต้องสอบถามไปยังคีย์บอร์ดว่ามีการกด คีย์ใดๆ หรือไม่ หากมีการกดคีย์ ซีพียูก็จะรับค่าคีย์นั้นไปใช้งาน แต่ถ้าไม่มีการกดคีย์ ตัวคีย์บอร์ดก็จะแจ้ง กลับไปยังซีพียูว่ายังไม่มีการกดคีย์ใดๆ เมื่อสอบถามและรับส่งค่ากับคีย์บอร์ดเสร็จซีพียูก็จะไปสอบถาม สถานะการทำงานของเมาส์เป็นลำดับถัดไป ว่ามีการเลื่อนเมาส์หรือกดปุ่มใดๆ ของเมาส์หรือไม่ หากมีซีพียูก็จะรับค่าตำแหน่งของเมาส์และสถานะการกดปุ่มของเมาส์ไปใช้งาน แต่ถ้าไม่มีเมาส์ก็จะแจ้งให้ชีพียูได้รับ ทราบ เมื่อสอบถามและรับส่งค่ากับเมาส์เสร็จซีพียูก็จะกลับไปสอบถามคีย์บอร์ดอีกครั้งเป็นลำดับถัดไป ซึ่ง เราจะเห็นได้ว่าการติดต่ออุปกรณ์ I/O แบบนี้ซีพียูจะสูญเสียเวลาในการทำงานส่วนหนึ่งไปในการสอบถาม สถานะของอุปกรณ์ I/O ทำให้ซีพียูเหลือเวลาที่จะมาทำงานให้กับโปรแกรมหลักลดลง วิธีการติดต่ออุปกรณ์ I/O แบบการใช้อินเตอร์รัปต์ เป็นวิธีที่ออกแบบมาเพื่อแก้ไขปัญหาดังกล่าว

สไลด์หน้าที่ 15-20 แสดงการทำงานวิธีการติดต่อ I/O แบบ Interrupt ซึ่งในวิธีนี้ซีพียูจะไม่ต้องคอย วนลูปสอบถามความพร้อมในการรับส่งข้อมูลของอุปกรณ์ I/O device ที่ละตัวอีกต่อไป ซีพียูจะทำงานปกติ ไปเรื่อยๆ หากมีอุปกรณ์ I/O ตัวใดต้องการรับส่งข้อมูลกับซีพียู อุปกรณ์ I/O นั้นจะส่งสัญญาณอินเตอร์รัพต์ไป ให้กับซีพียูเพื่อให้ซีพียูหยุดการทำงานปัจจุบันไว้ชั่วคราวก่อน และหันมาให้บริการกับอุปกรณ์ I/O เมื่อซีพียู ติดต่อกับอุปกรณ์ I/O เสร็จแล้วมันจะกลับไปทำงานเดิมที่คั่งค้างอยู่ต่อไป

วิธีการอินเตอร์รัพต์นี้ ซีพียูต้องมีขารับสัญญาณอินเตอร์รัพต์จากอุปกรณ์ I/O เพิ่มขึ้นมา และเมื่อ เกิดอินเตอร์รัพต์ ซีพียูจะเรียกโปรแกรมบริการอินเตอร์รัพต์ (Interrupt service routine: ISR) ซึ่งเป็นโปรแกรม ที่ออกแบบไว้สำหรับการติดต่อกับอุปกรณ์ I/O แต่ละตัวโดยเฉพาะ ในระบบอาจจะมีโปรแกรมบริการอินเตอร์รัพต์ของคีย์บอร์ด โปรแกรมบริการอินเตอร์รัพต์ของเมาส์ เป็นต้น ซึ่งโปรแกรมบริการอินเตอร์รัพต์นี้จะต้องเก็บไว้ในหน่วยความจำหลักของระบบ

ในการอินเตอร์รัพต์ซีพียูนั้น มีปัจจัยที่ต้องคำนึงถึงอยู่ นั่นคือหากมีอุปกรณ์หลายตัวส่งสัญญาณ อินเตอร์รัพต์มาให้กับซีพียูแล้วซีพียูจะต้องมีการตัดสินใจว่าจะให้บริการกับอุปกรณ์ตัวใด ซึ่งมีอยู่สองวิธี ด้วยกัน คือ Centralized arbitration และแบบ Daisy chain connection ซึ่งในวิธีแรก ซีพียูจะต้องมี ขาสัญญาณอินเตอร์รัพต์หลายๆ เส้น และแต่ละเส้นจะมีการจัดลำดับความสำคัญเอาไว้และสัญญาณ อินเตอร์รัพต์ทุกเส้นจะต่อเข้ากับวงจร Interrupt priority arbitration ซึ่งเป็นวงจรที่ทำหน้าที่ตัดสินลำดับ

ความสำคัญของขาสัญญาณอินเตอร์รัพต์เส้นต่างๆ ภายในชีพียูดังแสดงให้เห็นในสไลด์หน้าที่ 19วิธีดังกล่าว มีข้อเสียคือชีพียูจะต้องมีขาอินเตอร์รัพต์หลายๆ เส้น ซึ่งบางระบบคอมพิวเตอร์รัพต์หลายๆ เส้นข้างนอก ซึ่งเรา เรียกใอชีนี้ว่า Interrupt Controller ตัวอย่างเช่นใอชี 8259A ของบริษัทอินเตอ เป็นต้น ส่วนวิธีการเชื่อมต่อ อุปกรณ์แบบ Daisy chain นั้นจะเป็นอีกวิธีหนึ่งที่ใช้จัดการลำดับความสำคัญของการอินเตอร์รัพต์ได้ ซึ่ง แสดงให้เห็นในสไลด์หน้าที่ 20 ซึ่งในวิธีนี้ซีพียูจะรับสัญญาณอินเตอร์รัพต์โดยการส่งสัญญาณ Interrupt acknowledge (INTA) กลับไปให้กับอุปกรณ์ I/O โดยในวิธีนี้อุปกรณ์ตัวที่ต่อขาสัญญาณ INTA กับชีพียู โดยตรงจะมีความสำคัญในการได้รับบริการอินเตอร์รัพต์สูงสุด และอุปกรณ์ที่อยู่ไกลจากชีพียูมากสุดจะมี ลำดับความสำคัญในการอินเตอร์รัพต์ต่อยู่หรือไม่ หากไม่มีมันจะส่งสัญญาณอินเตอร์รัพต์และ ซีพียูจะส่งสัญญาณตอบรับมาให้กับอุปกรณ์ที่มีลำดับความสำคัญสูงสุดชึ่งจะส่งสัญญาณตอบรับมาให้กับอุปกรณ์ที่มีลำดับความสำคัญสูงสุดชี้งจะส่งสัญญาณตอบรับมาให้กับอุปกรณ์ที่มีอินเตอร์รัพต์นั้นจะต้องส่งสัญญาณไปบอกให้อุปกรณ์ที่มีลำดับความสำคัญสูงสุดชี้กาว่าไมให้ส่งอินเตอร์รัพต์ไปให้ชีพียู

สไลด์หน้าที่ 21-22 กล่าวถึงวิธีการส่งข้อมูลระหว่างอุปกรณ์ I/O กับหน่วยความจำโดยตรงโดยไม่ ผ่านชีพียู หรือการทำดีเอ็มเอ (Direct memory access : DMA) โดยวิธีการนี้เหมาะกับส่งข้อมูลปริมาณ มากๆ และมีความต่อเนื่องระหว่างหน่วยความจำและอุปกรณ์ I/O ในการที่จะทำดีเอ็มเอได้ จะต้องมีวงจร ควบคุมดีเอ็มเอหรือ DMA controller ซึ่งทำหน้าที่ส่งสัญญาณไปบอกซีพียูเพื่อขอการใช้บัส ซีพียูจะตอบรับ ด้วยการยกตัวเองลอยตัวจากบัสทั้งสามจากนั้นดีเอ็มเอคอนโทรลเลอร์จะควบคุมการส่งข้อมูลระหว่าง อุปกรณ์ I/O กับหน่วยความจำโดยตรง

สไลด์หน้าที่ 23 แสดงให้เห็นถึงการเชื่อมต่อชีพียู หน่วยความจำ และอุปกรณ์ I/O ด้วยกันผ่านระบบ บัสแบบบัสเดี่ยว (single bus) ซึ่งเป็นระบบที่ง่ายที่สุด และมีใช้ในระบบไมโครโพรเซสเซอร์ควบคุมโดยทั่วไป แต่อย่างไรก็ตามวิธีนี้มีข้อเสียคืออุปกรณ์ I/O มักจะเป็นคอขวดในการรับส่งข้อมูลของระบบเนื่องจากอุปกรณ์ I/O มักมีคุณลักษณะที่เหมือนๆ กันคือการรับส่งข้อมูลช้าเมื่อเทียบกับหน่วยความจำ ดังนั้นระบบคอมพิวเตอร์ สมัยใหม่มักนิยมใช้ระบบบัสแบบ Mezzanine bus ดังแสดงให้เห็นในสไลด์หน้าที่ 24 ซึ่งระบบนี้จะต่อซีพียูกับ หน่วยความจำผ่านบัสระบบ (system bus) และต่ออุปกรณ์ I/O กับระบบผ่าน expansion bus โดยจะมีวงจร Expansion bus interface เพื่อเชื่อมต่อระบบบัสทั้งสองเข้าด้วยกัน ตัวอย่างของ Expansion bus ที่เห็นได้ ง่ายที่สุดคือบัสพีซีโอ (PCI bus)

ระบบบัสพีซีไอเป็นมาตรฐานบัสที่กำหนดขึ้นโดยบริษัทอินเทล ซึ่งกลายเป็นระบบบัสมาตรฐาน อุตสาหกรรม และสามารถใช้กับซีพียูตระกูลใดก็ได้ ซึ่งในท้องตลาดได้มีคอมพิวเตอร์หลายแพลตฟอร์ม ด้วยกันที่นำระบบบัสพีซีไอไปใช้ เช่นสถาปัตยกรรม 80x86 ของอินเทล หรือเครื่องคอมพิวเตอร์ McIntosh ของบริษัทแอปเปิ้ล หรือเครื่องคอมพิวเตอร์ตระกูล Sparc ของบริษัท ซันไมโครซิสเต็ม เป็นต้น ความเร็วของ ระบบบัสพีซีไอมีอยู่สองความเร็วคือ 33 MHz และ 66 MHz เนื่องจากมาตรฐานพีซีไอบัสสนับสนุนการส่ง

ข้อมูลทั้งแบบ 32 บิตและ 64 บิต ดังนั้นจึงสามารถรับส่งข้อมูลได้ด้วยความเร็วสูงสุด 133 เมกกะไบต์ต่อ วินาทีที่การส่งข้อมูลครั้งละ 32 บิตที่ความเร็ว 33 MHz สไลด์หน้าที่ 26 แสดงให้เห็นสล๊อตพีซีไอขนาด 32 บิต ซึ่งมีใช้งานบนเมนบอร์ดของเครื่องคอมพิวเตอร์ส่วนบุคคลโดยทั่วๆ ไป

สไลด์หน้าที่ 27 แสดงให้เห็นถึงการเชื่อมต่อกับระบบอุปกรณ์ต่างๆในระบบผ่านระบบบัสพีซีไอ ซึ่งจะ เห็นว่าเราจะมีอุปกรณ์ควบคุมบัสพีซีไออยู่ในส่วนที่เรียกว่า bridge/memory controller ซึ่งอุปกรณ์นี้จะเป็น ตัวควบคุมการทำงานของอุปกรณ์บนบนบัสทั้งหมด ระบบบัสพีซีไอยังอนุญาตให้มีระบบบัสอื่นบนบัสพีซีไอได้ ผ่านทางอุปกรณ์ที่เรียกว่า bus bridge เช่นระบบบัส ISA เป็นต้น จากรูปจะเห็นว่ามีการต่ออุปกรณ์ I/O ทั้งหมดลงบนบัสพีซีไอ เช่น การ์ดแลน การ์ดเสียง การ์ดจอ เป็นต้น

สไลด์หน้าที่ 28-36 แสดงให้เห็นรูปคลื่นสัญญาณควบคุมของการรับส่งข้อมูลในระบบบัสพีซีไอโดย จะเป็นการอ่านข้อมูล 1 ครั้ง เนื่องจากบัสพีซีไอเป็นบัสแบบซิงโครนัส จึงต้องมีสัญญาณนาฬิกาไว้เข้าจังหวะ การทำงาน โดยเริ่มจากส่งสัญญาณแอดเดรสออกที่ขา AD และสัญญาณ Initiator ready :IRDY เพื่อบอกว่า initiator พร้อมรับข้อมูลแล้ว ตัว initiator จะส่งคำสั่งผ่านทางขาสัญญาณ C/BE เมื่อ Target พร้อมที่จะส่ง ข้อมูลแล้วมันจะแอกตีฟสัญญาณ Target ready : TRDY พร้อมทั้งส่งข้อมูลออกที่ขา AD จะเห็นได้ว่าระบบ บัสพีซีไอจะทำการมัลติเพลกซ์ค่าสัญญาณแอดเดรสและข้อมูลส่งไปบนสายกลุ่มเดียวกัน ทั้งนี้เพื่อประหยัด จำนวนสายสัญญาณบนระบบบัสนั่นเอง

สไลด์หน้าที่ 37 แสดงการอ่านข้อมูลบนบัสในแบบ burst mode ซึ่งจะเห็นว่ามีการส่งแอดเดรส เริ่มต้นที่ต้องการอ่านข้อมูลแค่ครั้งเดียว หลังจากนั้นจะเป็นการรับส่งข้อมูลชุดที่ 1, 2,3,...... ไปจนถึงข้อมูลชุด สุดท้าย ส่วนสไลด์หน้าที่ 38 แสดงการอ่านข้อมูลในแบบ burst mode แบบมีการส่งสัญญาณรอคอย ซึ่งใน กรณีที่อุปกรณ์ target ไม่พร้อมที่จะส่งสัญญาณมันจะบอกให้ initiator รู้ด้วยการดึงสัญญาณ TRDY ให้เป็น ลอจิกหนึ่ง สไลด์หน้าที่ 39-48 แสดงการเขียนข้อมูลในบัสพีซีไอ เริ่มตั้งแต่แบบเขียนข้อมูลแคชุดเดียว และ ตามด้วยการเขียนแบบ burst write

สไลด์ในหน้าที่ 49 แสดงให้เห็นถึงโครงสร้างขาสัญญาณต่างๆ ของพอร์ตอนุกรม ซึ่งใช้ในเครื่อง PC โดยทั่วไปโดยสร้างตามมารฐาน RS-232C ซึ่งกำหนดโดยหน่วยงาน EIA โดยสนับสนุนการส่งข้อมูลแบบฟูลดู เพลกซ์ ซึ่งสามารถรับและส่งข้อมูลได้ในเวลาเดียวกัน ในการรับส่งข้อมูลอนุกรมนี้จะต้องมีไอซีที่ทำหน้าที่ แปลงข้อมูลระหว่างแบบอนุกรมและขนาน ซึ่งไอซีนี้คือไอซี UART: Universal Asynchronous Receiver/Transmitter ซึ่งไอซีนี้จะฝังตัวอยู่ใน chipset บนเมนบอร์ด สไลด์หน้าที่ 52 แสดงฟอร์เมตข้อมูลที่ ส่งผ่าน serial port ซึ่งจะมี start bit ใช้บอกว่าเริ่มมีการส่งข้อมูลแล้วตามด้วยบิตของข้อมูลที่ต้องการตั้งแต่ บิตที่ 0, 1, ....จนถึงบิตสุดท้าย และตามด้วยบิตพาริตี้ไว้ตรวจสอบความผิดพลาด และตามด้วย stop bit เพื่อ บอกจุดสิ้นสุดของข้อมูล

การอินเตอร์เฟสแบบอนุกรมมีข้อดีคือง่ายในการเชื่อมต่อ ประหยัดสาย แต่จะมีข้อเสียคือ ซ้า ดังนั้น ในงานที่ต้องการความเร็วสูงจะเหมาะสมกว่า สไลด์หน้าที่ 53 แสดงตัวอย่างการอินเตอร์เฟสคีย์บอร์ดผ่าน พอร์ตขนานและสไลด์หน้าที่ 54 แสดงตัวอย่างการอินเตอร์เฟสเครื่องพิมพ์ผ่านพอร์ตขนาน สไลด์หน้าที่ 55 แสดงโครงสร้างระบบอินพุตเอาต์พุตของเครื่อง PC ที่เราใช้กันโดยทั่วไป ซึ่งเราจะ เป็นว่าบนเมนบอร์ดส่วนใหญ่จะรวบรวมวงจรอินเตอร์เฟสบัส PCI, ฮาร์ดดิสก์, ฟลอปปี้ดิสก์, คีย์บอร์ด, พอร์ต อนุกรม, พอร์ตขนานเอาไว้ในไอซีเพียงตัวเดียวซึ่งเราเรียกไอซีนี้ว่า South bridge โดยสไลด์หน้าที่ 55 แสดง ชิปเซ็ตของบริษัท VIA ส่วนสไลด์หน้าที่ 56 แสดงชิปเซ็ตของบริษัท SiS

ในระบบคอมพิวเตอร์สมัยใหม่จะมีพอร์ตอนุกรมความเร็วสูงให้ใช้งานเช่น พอร์ต USB และพอร์ต Firewire โดยมาตรฐาน USB (Universal Serial Bus) จะเป็นที่นิยมในพีซีทั่วๆ ไปมากกว่าเนื่องจากมีราคาถูก โดยมาตรฐานยูเอสบีจะมีความเร็วที่ 1.5 Mbps ที่ Low-speed mode และ 12 Mbps ที่ Full-speed mode และ 480 Mbps ที่ High-speed mode คุณสมบัติเด่นของบัสยูเอสบีคือ Plug-and-play หรือเสียบแล้วเล่นได้ โดยที่ผู้ใช้ไม่ต้องกำหนดค่าแอดเดรสและค่า IRQ ของอุปกรณ์ด้วยตนเอง นอกจากนี้อุปกรณ์ยังมี ความสามารถที่เรียกว่า Hot Swap นั่นก็คือสามารถเสียบเข้าออกในระบบได้โดยไม่ต้องปิดเครื่องก่อน บัสยู เอสบีสนับสนุนอุปกรณ์บนบัสได้มากที่สุดเท่ากับ 127 ตัว

สไลด์หน้าที่ 59 แสดงให้เห็น Topology การเชื่อมต่ออุปกรณ์ของระบบบัสยูเอสบีซึ่งจะเป็นแบบ สตาร์ โดยอุปกรณ์ควบคุมหลักของบัสยูเอสบีจะถูกเรียกว่า USB host controller ซึ่งจะเชื่อมต่อกับระบบผ่าน ทางระบบบัสพีซีไออีกทีหนึ่ง ที่โฮสต์คอนโทรลเลอร์จะมีจุดเชื่อมต่อหลักเรียกว่า Root hub ซึ่งเป็นศูนย์รวม ของการเชื่อมต่อ โดยเราสามารถต่อ Hub ได้หลายชั้น และเสียบอุปกรณ์ USB ผ่านทางฮับอีกทีหนึ่ง สไลด์ หน้าที่ 60 แสดงให้เห็นมาตรฐานคอนเนกเตอร์เชื่อมต่อของบัสยูเอสบีซึ่งมีอยู่ 2 แบบคือแบบ A ซึ่งใช้ในการ ต่อเข้ากับ Hub และแบบ B ใช้สำหรับต่อกับ อุปกรณ์ปลายทาง

มาตรฐานพอร์ตอนุกรมความเร็วสูงอีกตัวหนึ่งที่เริ่มเป็นที่นิยมในเครื่องคอมพิวเตอร์สมัยใหม่ก็คือ มาตรฐาน IEEE1394 หรือ Firewire ซึ่งเป็นบัสอนุกรมสมรรถนะสูงกว่ายูเอสบี ซึ่งสนับสนุนอุปกรณ์บนบัสได้ สูงสุด 63 ตัว และมีความเร็ว ตั้งแต่ 25Mbps จนถึง 400 Mbps ในเวอร์ชั่นแรก และในเวอร์ชั่นสองหรือ IEEE1394b มีความเร็วได้ถึง 3.2 Gbps มาตรฐาน Firewire มีความสามารถด้าน เสียบแล้วเล่น และ Hot plugging เช่นเดียวกับบัสยูเอสบี แต่มีราคาสูงกว่าพอสมควร จึงได้รับความนิยมน้อยกว่ายูเอสบี

สไลด์หน้าที่ 64 เป็นการเปรียบเทียบคุณสมบัติระหว่างบัสยูเอสบี พอร์ตอนุกรม และพอร์ตขนาน ทั่วๆ ไปจะเห็นว่าพอณ์อนุกรมมีความเร็วสูงสุดแค่ 115 กิโลบิตต่อวินาที ในขณะที่พอร์ตขนานมีความเร็วสูง ถึง 115 กิโลไบต์ต่อวินาทีหรือ 920 กิโลบิตต่อวินาที ในขณะที่บัสยูเอสบีมีความเร็วที่ Full-speed mode สูง ถึง 12 Mbps นอกจากนี้ในสไลด์ยังเปรีบเทียบคุณสมบัติในแง่ของความยาวของสายเคเบิลสูงสุด ความสามารถด้าน Plug and play นอกจากนี้ระบบบัสยูเอสบียังสามารถจ่ายไฟให้อุปกรณ์ I/O ได้อีกด้วย โดยจ่ายไฟให้สูงสุดผ่านบัสได้ไม่เกิน 500 มิลลิแอมป์ ซึ่งความสามารถนี้ไม่มีในพอร์ตอนุกรมและพอร์ตขนาน พอร์ตขนานหากทำงานที่โหมด ECP จะสามารถส่งข้อมูลได้ที่ความเร็วถึง 3MBps

\_\_\_\_\_